博客导航目录
博客导航目录基础知识开发语言语法接口协议Xilinx时序分析与约束视频图像处理项目问题总结软件使用FPGA面试其他我的资源基础知识数字电路基础FPGA入门学习路径FPGA开发流程ROM、RAM、FLASH 的区别高速缓冲存储器(Cache)CRC校验高速信号的眼图、加重、均衡64B/66B 编码8B/10B 编码开发语言语法Verilog硬件描述语言VHDL硬件描述语言Markdown语法VHDL/Verilog编译错误总结接口协议通用接口UART 接口IIC 接口SPI 接口SMI接口SCCB接口车载通信接口CAN及CANFD协议SENT接口PSI5接口AK 接口LIN接口视频接口HDMI接口光纤接口FC-AE-1553 协议AMBA总线AMBA总线介绍AXI4-StreamAXI4-Lite 接口AXI4-Full 接口APB接口以太网接口以太网介绍以太网帧格式ARP协议ICMP协议UDP协议SDRAMSDRAM 介绍SDRAM 与 DDR SDRAM 区别DDR2 SDRAM 与 DDR SDRAM 区别DDR3 SDRAM 与 DDR2 SDRAM 区别Xilinx MIG IP核使用说明SD卡SD卡协议PCIeXilinxFPGA内部结构7 系列 FPGA 产品介绍及选型7 系列 FPGA 引脚及封装参考ug475时钟资源(参考ug472)可配置逻辑单元 CLB参考ug474SelectIO参考ug471高速收发器 GTP_GTX_GTH参考ug482/ug476官方IP使用说明Clock Verification IPReset Verification IPaxi_quad_spiIBERT 眼图机制MIG IP核Vivado下的FPGA设计流程对FPGA加载过程中不同寄存器初始化方式现象的分析FPGA开发流程MultiBoot 和 QuickBootXilinx 7系列FPGA配置ug470ZYNQ相关ZYNQ 程序固化与升级指南Vitis工程搭建、编译、固化、调试时序分析与约束视频图像处理色彩空间DCI XYZ转RGBRGB与YCbCr转换算法基于 OV5640 摄像头的 TFT 屏显示项目基于FPGA的多功能数字钟设计基于 OV5640 摄像头的 TFT 屏显示基于串口的QuickBoot远程升级基于FPGA的日志及参数文件存储设计问题总结USB设备导致Windows重启卡顿问题软件使用VivadoModelsimMatlabSignalTap II 的使用windows 11 恢复右键传统菜单WiresharkMicrosoftPyQt5常用快捷键解决 Typora 0.11.18 版本过期问题FPGA面试解释ROM、RAM、SRAM、DRAM与FLASH在使用上的区别及其原因其他如何使用Hexo搭建个人博客我的资源我的资源